1、阻抗匹配時(shí)負(fù)載可以得到最大的信號(hào)功率。 2、阻抗匹配時(shí)效率不一定最高。 3、前級(jí)輸出阻抗大于后級(jí)輸入阻抗時(shí),傳輸效率變低,傳輸功率小于最大值。 4、前級(jí)輸出阻抗小于后級(jí)輸入阻抗時(shí),傳輸效率變高,傳輸功率也小于最大值。 5、輸入阻抗一般是高些為好,這樣對(duì)前級(jí)輸出要求不嚴(yán)格。 6、輸出阻抗一般是低些為好,這樣負(fù)載適應(yīng)性強(qiáng),負(fù)載能力強(qiáng)。 7、輸入阻抗高往往易受到干抗,所以需要特別的設(shè)計(jì)(例如屏蔽)。 8、輸出阻搞太低往往也受到元器件、傳輸導(dǎo)線和電源限制。例如:記得有些功放的輸出阻抗可以低到2歐姆,再低的話已經(jīng)沒有意義(導(dǎo)線損耗反而主要問(wèn)題)。
阻抗不匹配(門不當(dāng)戶不對(duì))時(shí),往往還會(huì)電路失真,甚至引起電路異常過(guò)流過(guò)壓損壞電路有關(guān)器件。(當(dāng)然,大家也不要怕,因?yàn)樵O(shè)計(jì)電路的工程師們會(huì)考慮這些情況的,除了短路,大多都不會(huì)很容易損壞的。) |